MICROCHIP loqosu

Polar Fire FPGA Splash Kit JESD204B Standalone Interface
Tətbiq Qeydi
AN5978

Giriş

(Sual verin)

This document describes how to run the JESD204B standalone demo design on the Polar Fire ® Splash Board using the JESD204B Standalone Demo GUI application. The GUI application is packaged along with the design files. The demo design is a reference design built using the Polar Fire high-speed transceiver blocks and the CoreJESD204BTX and CoreJESD204BRX IP cores. It operates in Loopback mode by sending the CoreJESD204BTX data to the CoreJESD204BRX IP core through the transceiver lanes, which are looped back on the board. This loopback setup facilitates a standalone JESD interface demo that does not require Analog-to-Digital Converter (ADC) or Digital-to-Analog Converters (DAC).
Microchip Polar Fire devices have embedded, high-speed transceiver blocks that can handle data rates ranging from 250 Mbps to 12.5 Gbps. The transceiver (PF_XCVR) module integrates several functional blocks to support multiple high-speed serial protocols within the FPGA. JESD204B is a high-speed serial interface standard for data converters developed by the JEDEC committee. The JESD204B standard reduces the number of data inputs and outputs between the high-speed data converters and receivers.
Microchip provides CoreJESD204BTX and CoreJESD204BRX IP cores that implement the transmitter and receiver interfaces of the JESD204B standard. These IP cores are easy to integrate with JESD204B- based data converters to develop high-bandwidth applications such as wireless infrastructure transceivers, software-defined radios, medical imaging systems, and radar and secure communications. These IP cores support link widths from x1 to x4, and link rates from 250 Mbps to 12.5 Gbps per lane using subclass 0, 1 and 2.
For more information about the JESD204B interface design implementation, and all the necessary blocks and IP cores instantiated in Libero® SoC, see Demo Design.

The JESD204B standalone interface design can be programmed using any of the following options:

  • Using the .job file: .işdən istifadə edərək cihazı proqramlaşdırmaq üçün file dizaynla birlikdə verilir files, see Programming the Device Using Flash Pro Express.
  • Using Libero SoC: To program the device using Libero SoC, see Running the Demo Design. Use this option when the demo design is modified

Dizayn Tələbləri

(Sual verin)

The following table lists the resources required to run the demo.
Cədvəl 1-1. Dizayn Tələbləri

Tələb Versiya
Əməliyyat sistemi Windows®  10 and 11
Aparat
Polar Fire® Splash Kit with MPF300T-1FCG484E device Rev 2 or later
Proqram təminatı For all the software versions needed to create this reference design, see readme.txt file dizaynda verilir files.
Flash Pro Express
GUI executable (provided with the design files)
Libero® SoC

İlkin şərtlər

(Sual ver)

Başlamazdan əvvəl aşağıdakı addımları yerinə yetirin:

  • Download and install Libero® SoC (as indicated in the website for this design) on the host PC from Libero SoC Documentation.
  • Demo dizaynını yükləyin files-dən www.microchip.com/en-us/application-notes/an5978.
  • Install the GUI application by running the setup.exe file dizaynda mövcuddur files folder: <$Design_Files_Directory>/mpf_an5978_df/GUI
    At the end of the installation, you may be prompted to download and install the FPGA_GUI_Pack, if it is not already available on your system.
  • Alternatively, you can manually download and install the Microchip FPGA_GUI_Pack.

MICROCHIP AN5978 Polar Fire FPGA Splash Kit - Symbol 1 Əhəmiyyətli: A Libero® Gold license is required to evaluate your designs using the Polar Fire® Splash Kit.

Demo Dizayn

(Sual ver)

The Polar Fire® JESD204B demo design is developed to interface JESD204B-compliant data converters with Polar Fire devices. The design functions as follows:

  1. The DATA_HANDLE_0 block interfaces with the GUI. The GUI enables the selection of either PRBS or waveform input.
  2. The DATA_HANDLE_0 block forwards the input selection to the DATA_GENERATOR_0 block, which generates and sends the corresponding input data to the CoreJESD204BTX IP core.
  3. The CoreJESD204BTX IP core performs JESD204B transmitter functions based on the configuration and transmits the data to the PF_XCVR (transceiver) IP core.
  4. The encoded data is received by the CoreJESD204BRX IP core because the TX and RX lanes of the PF_XCVR block are looped back.
  5. The CoreJESD204BRX IP core performs JESD204B receiver functions based on the configuration and transmits the data to the GUI for viewing the selected input.

Əhəmiyyətli: nə vaxt a data error or link error is selected on the GUI, the error generator block generates that error and displays it on the GUI.
The following figure shows the hardware implementation of the JESD204B interface demo.

Figure 3-1. Hardware Implementation Block Diagram

MICROCHIP AN5978 Polar Fire FPGA Splash Kit - Block Diagram

3.1. Design Implementation (Sual ver)
The following figure shows the Libero® design implementation of the JESD204B interface demo.

Figure 3-2. JESD204B Interface Design

MICROCHIP AN5978 Polar Fire FPGA Splash Kit - Interface Design

The following table lists the important input and output signals of the design.
Cədvəl 3-1. Giriş və çıxış siqnalları

Siqnal Təsvir
Giriş siqnalları
LANE0_RXD_P and LANE0_RXD_N Transceiver receiver differential inputs
ARST_N External reset obtained from push button switch on board
RX Receiver of UART interface
REF_CLK_PAD_P_0 and
REF_CLK_PAD_N_0
Differential reference clock obtained from the on-board 125 MHz oscillator
SEL_IN[3:0] Signal mapped to DIPs 1, 2, 3 and 4 of SW8 dip slide switch used to debug the
status and errors
Çıxış siqnalları
LANE0_TXD_P and LANE0_TXD_N Transceiver transmitter differential outputs
LED_OUT[7:0] Signal that indicates whether link is up or down
TX Transmitter of UART interface

3.2. IP Konfiqurasiyası (Sual ver)
The hardware design for the JESD204B interface includes the following blocks.
3.2.1. Data Handle (Sual ver)
The data handle (DATA_HANDLE_0) block receives the input data selection and link or data error generation information from the GUI. This block also sends the data output received from the CoreJESD204BRX core and the data or link status error to the GUI for viewing.
3.2.2. Data Generator (Sual ver)
The data generator has a PRBS generator and a waveform generator. The PRBS generator generates PRBS7, PRBS15, PRBS23 and PRBS31 patterns. An error insertion mode implemented in the PRBS generator inserts an error into the PRBS sequence. The waveform generator generates sine, sawtooth, triangle and square waveforms. The data generator feeds a 64-bit test pattern to the JESD204BTX core, which subsequently transmits the data to the transceiver.
3.2.3. PF_TPSRAM (Sual ver)
There are two instances of PF_TPSRAM blocks, the PF_TPSRAM_C0 block stores the JESD204B link status before sending it to the GUI. The PF_TPSRAM_C1 block stores the data received from the CoreJESD204BRX before sending the data to the GUI.
3.2.4. Error Generator (Sual ver)
The error generator block (ERR_GEN_0) generates link errors by sending random data between CoreJESD204BTX and PF_XCVR when link error generation is selected in the GUI.
3.2.5. PRBS_checker (Sual ver)
The data checker receives 64-bit data from the CoreJESD204BRX IP core and checks whether the received data is correct. It generates an error count and a status signal, which are transmitted to the GUI for status indication. The data checker exclusively checks the PRBS sequences generated by the data generator.
3.2.6. LED Debug (Sual ver)
The LED debug block (LED_DEBUG_BLK_0) debugs the JESD204B link status and other errors. When the link is up, LEDs 1, 2, 3, 4, 5 and 6 glow, while LEDs 7 and 8 do not glow (with DIP 1, 2, 3 and 4 are set to low on the SW8 dip slide switch).
3.2.7. Init_monitor (Sual ver)
When the DEVICE_INIT_DONE signal from Init_monitor block goes high, the transceiver is completely configured. This signal is and ed with ARST_N signal to get proper reset signal for the design.
3.2.8. CORERESET_PF (Sual ver)
CoreReset_PF synchronizes resets to the user-specified clock domain. This ensures that while the assertion is asynchronous, the negation is synchronous with the clock.
3.2.9. CoreJESD204BTX (Sual ver)
CoreJESD204BTX is the transmitter interface of the JEDEC JESD204B standard. For this demo design, this IP core is configured in Libero®, as shown in the following figure.

Figure 3-3. CoreJESD204BTX Configurator

MICROCHIP AN5978 Polar Fire FPGA Splash Kit - Configurator

For more information about CoreJESD204BTX, see CoreJESD204BTX Handbook.
3.2.10. CoreJESD204BRX (Ask a Question)
CoreJESD204BRX is the receiver interface of the JEDEC JESD204B standard. For this demo design, this IP core is configured in Libero®, as shown in the following figure.
Note: To view the complete configuration, open the configurator of IP from within the design.

Figure 3-4. CoreJESD204BRX Configurator

MICROCHIP AN5978 Polar Fire FPGA Splash Kit - Configurator 2

For more information about CoreJESD204BRX, see CoreJESD204BRX Handbook.
3.2.11. Transceiver Interface (Sual ver)
The Polar Fire ® high-speed transceiver (PF_XCVR) is a hard IP block designed to support high-speed data rates ranging from 250 Mbps to 12.5 Gbps. In this demo, the transceiver block (PF_XCVR) is configured in 8b10b mode with a Clock Data Recovery (CDR) reference clock of 125 MHz to support 5.0 Gbps data rate.
The Polar Fire transmit PLL (PF_TX_PLL) provides the reference clock feed to the transceiver. The dedicated reference clock (PF_XCVR_REF_CLK) drives the PF_TX_PLL to generate the desired output clock for the 5.0 Gbps data rate.
Aşağıdakı şəkildə ötürücü interfeys konfiqurasiyası göstərilir.
Note: To view the complete configuration, open the configurator of IP from within the design.

Figure 3-5. Transceiver Interface Configurator

MICROCHIP AN5978 Polar Fire FPGA Splash Kit - Configurator 3

Saat quruluşu

(Sual ver)

In the reference design, there are three clock domains:

  • RX_CLK (125 MHz)
  • TX_CLK (125 MHz)
  • FAB_REF_CLK (125 MHz)

The on-board 125-MHz crystal oscillator drives the XCVR reference clock, which provides clock to the DATA_GENERATOR, CoreJESD204BTX, ERR_GEN, CoreJESD204BRX, LED_DEBUG, PRBS_CHECKER, TPSRAM C0 & C1 and DATA_HANDLE.
MICROCHIP AN5978 Polar Fire FPGA Splash Kit - Symbol 1 Əhəmiyyətli: Əgər there is a change in the data rate or reference clock of the transceiver, you must reconfigure COREUART.
Aşağıdakı şəkildə saat quruluşu göstərilir.
Şəkil 4-1. Saat quruluşu

MICROCHIP AN5978 Polar Fire FPGA Splash Kit - Clocking Structure

Strukturu Sıfırlayın

(Sual ver)

The DEVICE_INIT_DONE and external reset signal ARST_N are mapped to pin N4 on the Splash Kit.
These signals initiate the system reset (FABRIC_RESET_N) through the res_syn_0 block.
The FABRIC_RESET_N signal from the res_syn_0 block provides a direct reset to the following modules:

  • CoreJESD204BRX
  • CoreJESD204BTX
  • PF_XCVR (LANE0_PMA_ARST_N)

Additionally, FABRIC_RESET_N is connected to the reset synchronizer block, which distributes synchronized reset signals to the following functional blocks:

  • prbs_checker
  • DATA_HANDLE
  • DATA_GENERATOR
  • ERR_GEN
  • LED_DEBUG_BLK
    RX_RESET_N output from the CoreJESD204BRX module supplies reset signals to:
  • LANE0_PCS_ARST_N input of the PF_XCVR_0 module
  • LED_DEBUG block (EPCS_0_RX_RESET_N)

Aşağıdakı şəkildə sıfırlama strukturu göstərilir.
Şəkil 5-1. Strukturu Sıfırlayın

MICROCHIP AN5978 Polar Fire FPGA Splash Kit - Reset Structure

Simulating the Polar Fire® JESD204B Design

(Sual ver)
Dizaynı simulyasiya etmək üçün aşağıdakı addımları yerinə yetirin:

  1. Start Libero®, and select Project > Tool Profiles….
  2. In the Tool Profiles window, select Synthesis and Simulation on the Tools panes and select the latest active installation directory paths for these two tools.

For Simulation, browse the design files folder, create Libero Project using provided TCL scripts, and click Simulate as highlighted in the Figure 6-2. For more information, see Appendix B: Running the TCL Script.
A testbench is provided to simulate the JESD204B PRBS pattern and waveform selection. The following figure shows the interaction between testbench and the design.
Figure 6-1. Testbench and JESD204B Demo Design Interaction

MICROCHIP AN5978 Polar Fire FPGA Splash Kit - Design Interaction

The testbench generates the test selection for the PRBS input (PRBS7, PRBS15, PRBS23 and PRBS31) and waveform input (sine wave, sawtooth wave, triangle wave and square wave). It also monitors the JESD204B output status signals (SYNC_N, ALIGNED and CGS_ERR) for the verification of JESD204B phases, and PRBS checker output status signals O_BAD and O_ERROR[4:0].
To simulate the design, in the Design Flow tab, double-click Simulate under Verify Pre Synthesized Design. The Simulate option is highlighted in the following figure.

Figure 6-2. Simulating the Design

MICROCHIP AN5978 Polar Fire FPGA Splash Kit - Simulating the Design

When the simulation is initiated, simulation tool compiles all the design source files, runs the simulation, and configures the waveform viewer to show the simulation signals.
Note: In certain cases, a prompt may appear asking for the selection of an active stimulus before starting the simulation. To resolve this, navigate to the Stimulus Hierarchy, right-click PF_JESD204B_SA_TOP_TB_8b (top.v) and select Set as Active Stimulus, as shown in the following figure.
Figure 6-3. Set As Active Stimulus

MICROCHIP AN5978 Polar Fire FPGA Splash Kit - Active Stimulus

6.1. Simulation Flow (Ask a Question)
The following steps describe the JESD204B testbench simulation flow:

  1. At the start, the NSYSRESET signal resets all of the components.
  2. After the transceiver block is initialized, the TB_RX_READY signal is asserted high.
  3. The JESD204BRX issues a synchronization request by driving the TB_SYNC_N pin low.
  4. The JESD204BRX block checks the k28.5 characters transmitted by the JESD204BTX block.
  5. The CGS and ILA phase starts after the TB_SYNC_N signal is asserted high.
  6. The testbench checks whether the CGS_ERR signal asserts low or not, and completes the code group synchronization phase.
  7. The JESD204BRX link asserts the TB_SYNC_N signal to high.
  8. After the successful completion of the CGS phase, the JESD204BTX block starts the Initial Lane
    Alignment (ILA) sequence by transmitting four multi-frames in the following sequence:
    – First frame at TB_TX_SOMF = 0x8
    – Second frame at TB_TX_SOMF = 0x2
    – Third frame at TB_TX_SOMF = 0x8
    – Fourth frame at TB_TX_SOMF = 0x2
  9. The JESD204BRX link starts receiving four multi-frames in the following sequence:
    – First frame at TB_TX_SOMF = 0x8
    – Second frame at TB_TX_SOMF = 0x2
    – Third frame at TB_TX_SOMF = 0x8
    – Fourth frame at TB_TX_SOMF = 0x2
  10. The ILA phase test passes if all JESD204BRX DATA_OUT is properly received with frame alignment.
  11. After successful completion of the ILA phase, the JESD204BTX block enters into the data phase.
  12. In the data phase, the following data is fed to the JESD204BTX block: PRBS7, PRBS15, PRBS23 and PRBS31 using the PRBS generator.
  13. Sine, Square, Saw and triangular waves are generated from the waveform generator.
  14. The PRBS checker checks the received PRBS pattern against the expected PRBS pattern.
  15. The waveform output can be viewed in the simulation window on corresponding wave selection as shown in Figure 6-5.
  16. If the data checker does not detect any error, the testbench issues a TESTBENCH PASSED message stating that the simulation was successful. If an error is detected, the testbench issues a TESTBENCH FAILED message to indicate that the testbench has failed.
    While the simulation is running, you can see the status of the test cases in the Transcript window of Model Sim, as shown in the following figure.

Figure 6-4. Transcript Window

MICROCHIP AN5978 Polar Fire FPGA Splash Kit - Transcript Window

After simulation, the Waveform window displays the simulation waveforms as shown in the following figure.
Note: You may notice some warnings in the log. These appear because UART is not used in the simulation. The simulation is focused only on JESD, while UART and RAM are included for GUI purposes.
Figure 6-5. Simulation Waveform Window

MICROCHIP AN5978 Polar Fire FPGA Splash Kit - Waveform Window

Demonun qurulması

(Sual ver)

After generating the bitstream, the Polar Fire® device must be programmed. To program the Polar Fire device, perform the following steps:

  1. Ensure that the jumper settings on the board are same as listed in the following table.
    Cədvəl 7-1. Jumper Parametrləri
    Jumper Təsvir  Defolt
    J11 Close pin 1 and 2 for programming through the FTDI chip.
    Open pin 1 and 2 for programming through an external FlashPro4 or FlashPro5 device.
    Açıq
    J3 Jumper to select the core voltage.
    Close pin 1 and 2 for 1.05 V.
    Open pin 1 and 2 for 1.0 V.
    bağlıdır
    J10 Close pin 1 and 2 for programming through the external SPI flash.
    If J10 is open, it allows SPI slave programming using the FTDI chip.
    Açıq
  2. Enerji təchizatı kabelini lövhədəki J2 konnektoruna qoşun.
  3. Connect the USB cable from the host PC to the J1 (FTDI port) on the board.
  4. Power On the board using the SW1 slide switch.
    When the board is powered up, power supply LEDs 1 to 4 glow. For more information about LEDs on the Polar Fire Splash Board, see UG0786: Polar Fire FPGA Splash Kit User Guide.
  5. In Libero Design Flow tab, double-click Run PROGRAM Action.

Kimə view müvafiq jurnal file, navigate to Reports tab, right-click Run Program Action and select View Hesabat.
When the device is successfully programmed, a green tick mark appears as shown in the following figure. For information about how to run the JESD204B standalone demo, see Running the Demo.

Figure 7-1. Device Programming Completed

MICROCHIP AN5978 Polar Fire FPGA Splash Kit - Device Programming

Programming the Device Using Flash Pro Express

(Sual ver)
This section describes how to program the Polar Fire® device with the programming job file using Flash Pro Express. The .job file aşağıdakı dizaynda mövcuddur files folder location: mpf_an5978_df/Programming_Files/top. job.

Cihazı proqramlaşdırmaq üçün aşağıdakı addımları yerinə yetirin:

  1. Əsas kompüterdə Flash Pro Express proqramını işə salın.
  2. To create a new project, click New or New Job Project from Flash Pro Express Job from Project menu.
  3. Flash Pro Express İşindən Yeni İş Layihəsi informasiya qutusuna aşağıdakıları daxil edin:
    - Proqramlaşdırma işi file: Browse klikləyin və işin olduğu yerə gedin file yerləşir və seçin file. The default location is: mpf_an5978_df/Programming_Files/top. job.
    – Flash Pro Express job project location: Click Browse and navigate to the Flash Pro Express project location.
    Figure 8-1. New Job Project from Flash Pro Express JobMICROCHIP AN5978 Polar Fire FPGA Splash Kit - New Job Project
  4. OK düyməsini basın. Tələb olunan proqramlaşdırma file seçilir və cihazda proqramlaşdırılmağa hazırdır.
  5. The Flash Pro Express window appears, as shown in the following figure. Confirm that a programmer number appears in the Programmer field. If not, confirm the board connections and click Refresh/Rescan Programmers.
    Şəkil 8-2. Cihazın proqramlaşdırılmasıMICROCHIP AN5978 Polar Fire FPGA Splash Kit - Programming the Device
  6. RUN düyməsini basın. Cihaz uğurla proqramlaşdırıldıqda, aşağıdakı şəkildə göstərildiyi kimi RUN PASSED statusu göstərilir.
    Şəkil 8-3. FlashPro Express-ÇALIŞMA KEÇİLDİMICROCHIP AN5978 Polar Fire FPGA Splash Kit - FlashPro Express
  7. Flash Pro Express-i bağlayın və ya Layihə sekmesinde Çıxış düyməsini basın.

Demo işlədir

(Sual ver)

This section describes how to use the JESD204B GUI to run the JESD204B demo on the Polar Fire® Splash Board.
9.1. Installing the GUI (Sual ver)
To run the demo, install the JESD204B GUI. The GUI allows selection of different PRBS test patterns as input, and displays the JESD204B status signals and the PRBS status received from the board.
The Waveform tab of the GUI displays the output waveforms received from the board for each waveform selected as input.

GUI quraşdırmaq üçün aşağıdakı addımları yerinə yetirin:

  1. Install the JESD204B_GUI application (setup.exe) from the following design files folder: mpf_an5978_df/GUI.
  2. To start the GUI application, double-click the JESD204B_GUI application from the installation directory.

9.2. Running the Demo Design (Sual ver)
To run the JESD204B demo, perform the following steps:

  1. Connect the jumpers and set up the Polar Fire® Splash Board as described in steps 1 to 4 of Setting Up the Demo.
  2. In Device Manager on the host PC, note the COM port associated with the USB serial converter
    C. To determine the COM port, check the Location field in the properties of each COM port.
  3. On the Start menu of the host PC, click JESD204B_GUI.
  4. From the list of COM ports, select the COM port identified in the step 2, and click Connect, as shown in the following figure.
    Figure 9-1. COM Port SelectionMICROCHIP AN5978 Polar Fire FPGA Splash Kit - COM Port SelectionMICROCHIP AN5978 Polar Fire FPGA Splash Kit - Symbol 1 Important: Port numbers may vary. In this example, COM port 32 is the correct port to select.
    After successful connection, the Host Connection indicator turns green, as shown in the following figure.
    Figure 9-2. Successful Host ConnectionMICROCHIP AN5978 Polar Fire FPGA Splash Kit - Successful Host ConnectionThe following table lists the status signals displayed in the JESD204B GUI.
    Table 9-1. Status Signals in JESD204B GUI
    Siqnal Təsvir
    Host bağlantısı Shows the UART communication status.
    Bağlantı vəziyyəti Shows the communication link status between TX and RX.
    SYNC_N Indicates the JESD204B status.
    YÜZLƏNİLMİŞ Indicates that all transceiver lanes are aligned.
    RX VALID Indicates that RX data is valid. In 8b10b mode, indicates that comma alignment has occurred and the CDR is locked.
    PRBS Status Indicates PRBS error.
    Səhv sayı Provides the number of errors that occurred during PRBS check
    CGS_ERR Indicates a code group synchronization error.
    NIT_ERR Indicates a “not in table” error.
    DISP ERR Indicates a disparity error.
    LINK_CD_ERR Indicates a link configuration data mismatch.
    UCC_ERR Indicates an “unexpected control character” error.
  5. From the Input Selection list, select the pattern to be transmitted, and click START, as shown in the following figure.
    Figure 9-3. Pattern SelectionMICROCHIP AN5978 Polar Fire FPGA Splash Kit - Pattern SelectionThe selected pattern is sent over the serial transmit link and received by CoreJESD204BRX, which checks for errors. At any time, the JESD204B status can be monitored using the status signals on the GUI, as shown in the following figure.
    Figure 9-4. Link Status and JESD204B StatusMICROCHIP AN5978 Polar Fire FPGA Splash Kit - Link Status
  6. To generate an error in the PRBS data, click Generate Data Error.
    The PRBS Status indicator turns red, and the Error Count field displays the number of errors, as shown in the following figure.
    Figure 9-5. Data ErrorMICROCHIP AN5978 Polar Fire FPGA Splash Kit - Data Error
  7. Click Clear Error to clear the errors in the PRBS data and reset the PRBS status.
    The PRBS Status indicator turns green, and the Error Count changes to 0, as shown in the following figure.
    Figure 9-6. Data Error ClearedMICROCHIP AN5978 Polar Fire FPGA Splash Kit - Data Error Cleared
  8. To generate a link error between CoreJESD204BTX and the transceiver lane, click Generate Link Error.
    The Link Status, SYNC_N, ALIGNED, RX VALID, DISP_ERR and CGS_ERROR indicators turn red, as shown in the following figure.
    Figure 9-7. Link ErrorMICROCHIP AN5978 Polar Fire FPGA Splash Kit - Link Error
  9. To clear the link error, click Clear Error.
    The status indicators turn green, as shown in the following figure.
    Figure 9-8. Clear Link ErrorMICROCHIP AN5978 Polar Fire FPGA Splash Kit - Clear Link Error
  10. To change the pattern, select Triangle from the Input Selection list.
    The selected pattern is sent over the serial transmit link and received by CoreJESD204BRX. At any time, the JESD204B status can be monitored using the status signals on the GUI.
  11. Kimə view the waveform received from CoreJESD204BRX, click the Waveform tab, as shown in the following figure.
    Figure 9-9. Triangle WaveformMICROCHIP AN5978 Polar Fire FPGA Splash Kit - Triangle Waveform
  12. To end the demo, click Stop and close the GUI.

Appendix A: References

(Sual ver)

This section lists documents that provide more information about the JESD204B standard and IP cores used in the demo design.

Appendix B: Running the TCL Script

(Sual ver)

Dizaynda TCL skriptləri təqdim olunur files qovluğu HW qovluğu altında. Tələb olunarsa, dizayn axını Dizayn Tətbiqindən işin yaranmasına qədər təkrarlana bilər file. To run the TCL, perform the following steps:

  1. Launch the Libero® software.
  2. Layihə > Skripti İcra et... seçin.
  3. Browse klikləyin və yüklənmiş HW kataloqundan script.tcl seçin.
  4. Çalıştır klikləyin.

After successful execution of TCL script, Libero project is created within HW directory. For more information about TCL scripts, see mpf_an5978_df/HW/TCL_Script_readme.txt.
For more details on TCL commands, see TCL Commands Reference Guide. For any queries encountered when running the TCL script, contact Technical Support.

Təftiş Tarixçəsi

(Sual ver)

Təftiş tarixçəsi sənəddə həyata keçirilən dəyişiklikləri təsvir edir. Dəyişikliklər cari nəşrdən başlayaraq yenidən nəzərdən keçirilir.

Reviziya  Tarix  Təsvir
A 08/2025 The following is the list of changes made in the revision A of the document:
• The document was migrated to the Microchip template.
• The document number was updated from 50200796 to DS00005978.
• The document ID was updated from DG0796 to AN5978.
3.0 This document is updated with respect to Libero® SoC Polar Fire v2.2 release.
2.0 This document is updated with respect to Libero SoC Polar Fire v2.1 release.
1.0 Bu sənədin ilk nəşri.

Mikroçip FPGA dəstəyi

Microchip FPGA məhsullar qrupu öz məhsullarını müxtəlif dəstək xidmətləri ilə dəstəkləyir, o cümlədən Müştəri Xidmətləri, Müştərilərə Texniki Dəstək Mərkəzi, websaytı və dünya üzrə satış ofisləri.
Müştərilərə dəstək xidməti ilə əlaqə saxlamazdan əvvəl Microchip onlayn resurslarına baş çəkmələri tövsiyə olunur, çünki onların sorğularına artıq cavab verilmişdir.
vasitəsilə Texniki Dəstək Mərkəzi ilə əlaqə saxlayın webwww.microchip.com/support ünvanında olan sayt. FPGA Cihazının Hissə nömrəsini qeyd edin, müvafiq iş kateqoriyasını seçin və dizaynı yükləyin files texniki dəstək işi yaratarkən.
Məhsulun qiymətləri, məhsul təkmilləşdirmələri, yeniləmə məlumatları, sifariş statusu və icazə kimi qeyri-texniki məhsul dəstəyi üçün Müştəri Xidməti ilə əlaqə saxlayın.

  • Şimali Amerikadan 800.262.1060 nömrəsinə zəng edin
  • Dünyanın qalan hissəsindən 650.318.4460 nömrəsinə zəng edin
  • Dünyanın istənilən yerindən faks, 650.318.8044

Mikroçip məlumatı

Ticarət nişanları
“Microchip” adı və loqosu, “M” loqosu və digər adlar, loqolar və brendlər Microchip Technology Incorporated və ya onun filialları və/yaxud törəmə şirkətlərinin Birləşmiş Ştatlarda və/və ya digər ölkələrdə qeydə alınmış və qeydiyyatdan keçməmiş ticarət nişanlarıdır (“Microchip” Ticarət nişanları”). Microchip ticarət nişanları ilə bağlı məlumatı burada tapa bilərsiniz https://www.microchip.com/en-us/about/legalinformation/microchip-trademarks.
ISBN: 979-8-3371-1709-6

Hüquqi Bildiriş
Bu nəşr və buradakı məlumatlar yalnız Microchip məhsulları ilə, o cümlədən Microchip məhsullarını layihələndirmək, sınaqdan keçirmək və tətbiqinizlə inteqrasiya etmək üçün istifadə edilə bilər. Bu məlumatın hər hansı başqa şəkildə istifadəsi bu şərtləri pozur. Cihaz tətbiqləri ilə bağlı məlumat yalnız sizin rahatlığınız üçün verilir və yeniləmələr onu əvəz edə bilər. Tətbiqinizin spesifikasiyalarınıza uyğun olmasını təmin etmək sizin məsuliyyətinizdir. Əlavə dəstək üçün yerli Microchip satış ofisinizlə əlaqə saxlayın və ya bu ünvanda əlavə dəstək əldə edin www.microchip.com/en-us/support/design-help/client-support-services.

BU MƏLUMAT "OLDUĞU KİMİ" MİKROÇİP TARAFINDAN TƏQDİM EDİLİR. MICROCHIP HƏR BAŞAĞI MƏLUMATLARLA MƏHDUD OLMAYAN, O cümlədən, MƏLUMATLARLA İLƏ İLƏ AÇAĞI və ya YAZILI, YAZILI və ya şifahi, qanuni və ya başqa heç bir TƏMİNAT VƏ YA ZƏMANƏT VERMİR. SATICILIQ VƏ XÜSUSİ MƏQSƏDƏ UYĞUNLUQ VƏ YA ONUN VƏZİYYƏTİ, KEYFİYYƏTİ VƏ YA PERFORMANSINA BAĞLI ZƏMANƏTLƏR.
MİKROÇİP HİÇ BİR HALDA MİKROÇİP BİLDİRİSİ, XÜSUSİ, CƏZA, TƏSADİVƏ və ya NƏTİCƏLİ İTKİYƏ, ZƏRƏ, XƏRÇƏ VƏ YA HƏR HƏR BİR HƏR NÖVLƏ HƏR XƏRÇƏ GÖRƏ MƏSULİYYƏT OLMAYACAQ. MİKROCHIP MÜMKÜNLƏR HAQQINDA MƏLUMAT OLUNSA VƏ YA ZƏRƏRLƏR GÖRƏNƏN OLSUN. QANUNUN İCAZƏ VERDİĞİ TAM HƏRÇƏDƏ MİKROÇİPİN MƏLUMATLARA VƏ YA İSTİFADƏ İLƏ İLƏ İLGİLİ BÜTÜN İDDİALAR ÜZRƏ ÜMUMİ MƏSULİYYƏTİ, HƏR HƏR VARSA, HƏMİN MƏLUMATLARININ MƏBLƏQİNDƏN ÇOX OLMAYACAQ. MƏLUMAT.
Mikroçip cihazlarının həyat dəstəyi və/və ya təhlükəsizlik proqramlarında istifadəsi riski tamamilə alıcının üzərinə düşür və alıcı Mikroçipi bu cür istifadə nəticəsində yaranan hər hansı və bütün zərərlərdən, iddialardan, iddialardan və ya xərclərdən müdafiə etməyə, kompensasiya etməyə və zərərsiz saxlamağa razılaşır. Başqa cür göstərilmədiyi təqdirdə heç bir Microchip əqli mülkiyyət hüquqları ilə bağlı heç bir lisenziya ötürülmür.

Mikroçip Cihazları Kod Qoruma Xüsusiyyəti
Microchip məhsullarında kod mühafizəsi funksiyasının aşağıdakı detallarına diqqət yetirin:

  • Microchip məhsulları xüsusi Microchip Data Sheet-də olan spesifikasiyalara cavab verir.
  • Microchip hesab edir ki, onun məhsulları ailəsi nəzərdə tutulmuş qaydada, istismar spesifikasiyası daxilində və normal şəraitdə istifadə edildikdə təhlükəsizdir.
  • Mikroçip öz əqli mülkiyyət hüquqlarını qiymətləndirir və aqressiv şəkildə qoruyur. Microchip məhsullarının kod qoruma xüsusiyyətlərini pozmaq cəhdləri qəti qadağandır və Rəqəmsal Minilliyin Müəllif Hüquqları Aktını poza bilər.
  • Nə Microchip, nə də hər hansı digər yarımkeçirici istehsalçısı öz kodunun təhlükəsizliyinə zəmanət verə bilməz. Kodun qorunması o demək deyil ki, biz məhsulun “qırılmaz” olmasına zəmanət veririk.
    Kod mühafizəsi daim inkişaf edir. Microchip məhsullarımızın kod qoruma xüsusiyyətlərini davamlı olaraq təkmilləşdirməyə sadiqdir.

MICROCHIP loqosu Tətbiq Qeydi
© 2025 Microchip Technology Inc. və onun törəmə şirkətləri
DS00005978A –

Sənədlər / Resurslar

MICROCHIP AN5978 Polar Fire FPGA Splash Kit [pdf] İstifadəçi təlimatı
AN5978 Polar Fire FPGA Splash Kit, AN5978, Polar Fire FPGA Splash Kit, Fire FPGA Splash Kit, FPGA Splash Kit, Splash Kit

İstinadlar

Şərh buraxın

E-poçt ünvanınız dərc olunmayacaq. Tələb olunan sahələr qeyd olunub *